자일링스, PLD 개발 소프트웨어 ISE 6.2i 발표
2004년 04월 11일
트위터로 보내기페이스북으로 보내기구글플러스로 보내기
news_692.jpg
자일링스는 최근 PLD 개발 소프트웨어 툴인 ISE (Integrated Software Environment)의 최신 버전인 ISE 6.2i 를 발표했다. 고속 디자인 툴인 ISE6.2i 소프트웨어를 자일링스의 대표 제품인 버텍스-II Pro(Virtex-II Pro™)와 스파르탄-3(Spartan-3) 제품군에 활용하면 혁신적인 성능 개선 효과와 가격 절감 효과를 누릴 수 있다. 버텍스-II Pro FPGA의 경우 경쟁제품 보다 성능은 40% 높아지고, 가격은 60% 이상 절감할 수 있으며 저가형 스파르탄-3 제품군은 이전 보다 최고 50%까지 성능을 높일 수 있다. 버텍스-II Pro FPGA에 ISE 6.2i 소프트웨어를 사용할 경우 전체적으로 2배속 런타임을 유지하면서 15% 높은 디자인 활용도와 3단계 디바이스 속도의 혜택을 누릴 수 있다. 스파르탄-3 제품에 사용할 경우, 스파르탄-3 플랫폼은 고속 블록 RAM 액세스 속도 및 225MHz 이상의 임베디드 멀티플라이어 등의 기능을 갖추게 되며, 클럭투아웃풋 (클럭에서 출력까지의) 시간이 이전 버전 보다 35~40% 단축된다. 스파르탄-3 FPGA는 업계 최저 수준의 가격으로 이러한 우수한 성능을 제공함으로써 그 동안 ASIC과 ASSP의 영역이었던 대량 애플리케이션 쪽으로 시장을 확장하고 있으며 ISE6.2i 소프트웨어로 지원함에 따라 이러한 시장 전략은 더욱 강화될 것으로 예상된다. ISE 버전 6.2i는 사용이 간편한 ISE의 “푸시버튼” 기술로 완전하게 통합될 수 있는 고속 디자인용 기능과 특징을 갖추고 있다. 예를 들어 프로액티브 (ProActive™) 타이밍 클로저는 단일 패스에서 물리적으로 적정한 타이밍 위주의 구현을 자동 생성해주는 향상된 물리적 합성(physical synthesis) 기술 지원을 포함하고 있다. 새로운 자동 홀드타임 엘리미네이터 (hold time eliminator)와 라우터의 새로운 지연 에스티메이터 (delay estimator)는 업데이트된 타임 위주의 매퍼 (mapper)와 함께 작동해 고도로 집약(packing)된 디자인 상의 성능을 자동으로 향상시켜준다. 이러한 기능들은 시간이 많이 소요되는 디자인 반복 작업을 없애줌으로써 전반적인 디자인 기간을 단축한다. ISE는 또 자일링스 FPGA와의 외부 인터페이스를 자동 처리한다. 예를 들어 자동 로컬 클럭 플레이서 지원 및 제한요건 향상은 소스 싱크로너스 메모리 인터페이스를 손쉽게 설계할 수 있도록 지원한다. 버텍스-II Pro의 경우 로스큐 (low-skew) 200MHz 클럭 최대 96개, 스파르탄-3 디바이스의 경우 166MHz 메모리 인터페이스 최대 50개까지 지원한다. 또 ISE 플로어플래너, 핀 플래너, 타이밍 위주의 플레이스 앤 라우트는 버텍스-II ProX 디바이스의 10Gbps 시리얼 I/O에 들어오고 나가는 경로를 자동 최적화 해준다. ISE6.2i는 자일링스의 버텍스-II Pro 및 버텍스-II ProX FPGA, 스파르탄-3 FPGA 제품군, 쿨러너-II (CoolRunner-II) CPLD 등 자일링스의 최첨단 제품군을 지원한다. ISE소프트웨어 패키지 전 버전은 윈도우 2000, 윈도우 XP 및 ISE 파운데이션, ISE 얼라이언스를 지원하며 ISE BaseX는 네이티브 리눅스 레드햇 8.0 버전 (레드햇 7.3, 9.0, 엔터프라이즈 에디션 3 포함)을 지원한다. ISE 파운데이션과 ISE 얼라이언스는 솔라리스를 지원한다. ISE는 또 무료로 다운로드 받을 수 있는 ISE WebPACK 구성으로 제공된다. 현재 자일링스 홈페이지 www.xilinx.com에서 평가용 버전 주문이 가능하며 ISE에 관한 보다 상세한 내용은 www.xilinx.com/ise에서 제공된다.
그래픽 / 영상
많이 본 뉴스