STM, 펌웨어 허브와 LPC 아키텍처를 결합한 최초의 PC BIOS 플래시 칩
2004년 01월 10일
트위터로 보내기페이스북으로 보내기구글플러스로 보내기
product_491.jpg
STMicroelectronics는 최초의 광범위한 PC 데스크톱, 랩톱, 서버에서 BIOS 컨텐츠를 저장할 수 있는 투인원 펌웨어 허브(FWH)와 LPC(Low Pin Count) 플래시 메모리를 출시했다. 이번에 출시된 M50FLW 제품 라인은 인텔 또는 비인텔 계열의 칩셋에서 사용될 수 있도록 설계되었으며, 펌웨어 허브와 LPC 아키텍처 두 가지를 동일 칩 상에 결합시켰다. 그 결과 M50FLW 제품군은 설계 엔지니어에게 훌륭한 유연성을 제공하고 산업 싸이클 기간동안 재고 위험을 제거해 준다. FWH와 LPC 프로토콜 모두 동일 전체 포맷을 기본으로 하고 있기 때문에 M50FLW 제품은 START 시간 슬롯 동안 수신된 최초의 4비트를 디코딩함으로써 FWH 모드 또는 LPC 프로토콜 모드에서 자체적으로 구성가능하다. 이러한 4비트 값에서 M50FLW는 LPC 및 FWH 모드내에서 추가적인 데이터를 디코드 할 것을 정의한다. 이 디바이스는 LPC모드와 FWH 모드에서 정의된 명령 세트의 모든 디코딩을 지원한다. 첫 제품인 M50FLW040은 3~3.6V에 이르는 단일 공급 전압에서 작동되는 4Mbit 디바이스이다. 이 디바이스는 64Kbytes의 8개 블록과 64Kbytes 각각의 5개 블록과 3개 블록이 4Kbytes 각각의 16개의 균일 섹터로 세분되어 포함되어 있다. 2개의 옵션은 이 3가지 블록상에서 이용 가능하다. M50FLW040A는 윗부분에 1개의 블록과 아래 부분에 1개의 블록으로 2개를 제공하며, M50FLW040B는 맨 윗부분에 하나의 블록과 아래 부분에 2개의 블록을 가지고 있다. M50FLW 제품군은 자동으로 FWH 혹은 LPC 의 버스 타입을 구별하는 유일한 자동 감지 회로를 갖추고 있다. 이 제품은 Intel® 82802의 펌웨어 허브 디바이스와 읽기 호환되며, 인텔의 LPC 인터페이스 사양 리버젼 1.1을 따른다. M50FLW040는 PLCC32 패키지 뿐 만 아니라 TSOP40 (10x20mm)에 맞는다. 샘플은 현재 가능하며 양산 단계로 진행 중이다. M50FLW 플래시 메모리 포트폴리오는 오는 2004년에 고용량의 제품군으로 더욱 확장될 계획이다. 이 제품에 관한 더 자세한 정보는 www.st.com/flash에서 확인할 수 있다.
그래픽 / 영상
많이 본 뉴스